Design

DRC für die 65- und 45/40-nm-Design-Implementierung

Mit dem Talus-QDRC stellt Magma ein physikalisches Design-Verifikations-Produkt vor, das Designregel-Verstöße während der Implementierung für 65- und 45/40-nm-Designs identifiziert und korrigiert.

Synplify-Premier-9.0 für Virtex-5-Familie von Xilinx optimiert

Synplicity hat seine Synplify-Premier-9.0-Software weiter verbessert. Im Release 9.0 wurde…

Synplify-Premier-9.0 für Virtex-5-Familie von Xilinx optimiert

Synplicity hat seine Synplify-Premier-9.0-Software weiter verbessert. Im Release 9.0 wurde…

OneSpin erweitert 360-Module-Verifier

Der EDA-Spezialist OneSpin hat seine Verifikationsumgebung 360-Module-Verifier (360-MV) um…

OneSpin erweitert 360-Module-Verifier

Der EDA-Spezialist OneSpin hat seine Verifikationsumgebung 360-Module-Verifier (360-MV) um…

Lösung für die Simulation von Hochfrequenz-ICs

Agilent Technologies hat den Hochleistungssimulator aus der »GoldenGate«-Produktlinie mit…

Lösung für die Simulation von Hochfrequenz-ICs

Agilent Technologies hat den Hochleistungssimulator aus der »GoldenGate«-Produktlinie mit…

Kürzere Testbench-Entwicklungszyklen

Die VMM-Lösung von Synopsys erzielt eine höhere Verifikationsproduktivität mit Hilfe…

Kürzere Testbench-Entwicklungszyklen

Die VMM-Lösung von Synopsys erzielt eine höhere Verifikationsproduktivität mit Hilfe…

Systemübergreifendes Management

Cadence Design Systems stellt eine neue Lösung für die…