Bei geschickter Nutzung beider ARM-A9-Kerne und Software-Interrupts kann der Schaltungsdesigner die System-Durchsatzraten eines Xilinx-Zynq-SoC signifikant steigern.
Cadence Design Systems stellt mit dem Cadence Tensilica Vision P5 die 4. Generation seiner…
Viele Multicore-Designs weisen Eigenschaften auf, die ihren Einsatz in…
Synopsys will die Entwicklung von Automotive-SoCs mittels eines breiten Portfolios…
Mit den IP-Cores APS23 und APS25 hat Cortus zwei 32-Bit-Prozessorkerne für IoT-Anwendungen…
Synopsys macht sein AEON-Trim-NVM-IP aus seiner DesignWare-Bibliothek für…
Ab sofort ist von Cadence Design Systems das industrieweit erste DDR4-PHY-IP für TSMCs 16…
Cadence Design Systems unterzeichnete das erste EDA Technology Access Agreement mit ARM…
ARM oder nicht? Welcher Core passt am besten für die Applikation? Antworten auf diese…
Der Prozessorhersteller ARM hat seine Ergebnisse für das erste Quartal 2014 vorgelegt.…