Design

Lattice: HDL-Designs hierarchisch strukturiert

Die Version 6.1 der Entwicklungsumgebung ispLEVER enthält u.a. das neue Programmmodul HDL Explorer, welches bei der Analyse und dem Verwalten großer HDL-Designs wertvolle Dienste leistet.

Lattice: HDL-Designs hierarchisch strukturiert

Die Version 6.1 der Entwicklungsumgebung ispLEVER enthält u.a. das neue Programmmodul HDL…

Lattice: HDL-Designs hierarchisch strukturiert

Die Version 6.1 der Entwicklungsumgebung ispLEVER enthält u.a. das neue Programmmodul HDL…

Veloce: hardwareunterstützte Verifikation von Mentor Graphics

Die neue Plattform verspricht drei- bis fünffache Produktivität für die Verifikation von…

Veloce: hardwareunterstützte Verifikation von Mentor Graphics

Die neue Plattform verspricht drei- bis fünffache Produktivität für die Verifikation von…

Veloce: hardwareunterstützte Verifikation von Mentor Graphics

Die neue Plattform verspricht drei- bis fünffache Produktivität für die Verifikation von…

Vereint gegen Re-Spins

In einem großen Mixed-Signal- System gilt es, die Interaktion zwischen mehreren digitalen…

25 Prozent weniger Leistungsaufnahme von Taktverteilungsnetzen

Die Softwarepakete Talus Power und Quartz Rail von Magma Design Automation sind Werkzeugen…

25 Prozent weniger Leistungsaufnahme von Taktverteilungsnetzen

Die Softwarepakete Talus Power und Quartz Rail von Magma Design Automation sind Werkzeugen…

25 Prozent weniger Leistungsaufnahme von Taktverteilungsnetzen

Die Softwarepakete Talus Power und Quartz Rail von Magma Design Automation sind Werkzeugen…