Produkt

EDA (Halbleiterentwicklung)

© Intel

Intel setzt auf Structured ASICs

Mit eASIC-Kauf neue Märkte erschließen

Intel will eASIC kaufen, um die Structured ASICs mit FPGAs und Prozessoren so zu kombinieren, dass sie neue Märkte erschließen.

/fileadmin/sitedesign/Resources/Public/Svg/Brands/MarktTechnik.svg Logo
© HIMA

Safety-Steuerungen

HIMA eröffnet Embedded-Entwicklungsstandort in Kassel

Der Safety-Spezialist HIMA hat in Kassel einen Entwicklungsstandort eröffnet, um neue…

/fileadmin/sitedesign/Resources/Public/Svg/Brands/Elektronik.svg Logo
© NetSpeed

NetSpeed

KI-gestützte Plattform beschleunigt SoC-Design

Ihren SoCBuilder hat NetSpeed mit KI-Funktionen ausgestattet, um die Entwicklungszeit von…

/fileadmin/sitedesign/Resources/Public/Svg/Brands/MarktTechnik.svg Logo
© Cadence Design Systems

Cadence Design Systems

Cloud-Angebot für System- und Halbleiterentwicklung

Cadence Design Systems stellt mit dem Cadence Cloud Portfolio das erste umfassende…

/fileadmin/sitedesign/Resources/Public/Svg/Brands/Elektronik.svg Logo
© Mentor Graphics

Toolchain

Designflow für IoT-Edge-Sensoren

Bei der Entwicklung intelligenter Sensoren für IoT-Edge-Anwendung wird der konventionelle…

/fileadmin/sitedesign/Resources/Public/Svg/Brands/Elektronik.svg Logo
© eSilicon

ASICs, Memory, 2.5D Integration

Performance Plus Flexibility - New Class of AI ASICs

With a whole new class of ASICs, eSilicon wants to pave the way to artificial…

/fileadmin/sitedesign/Resources/Public/Svg/Brands/MarktTechnik.svg Logo
© ANSYS

Elektromagnetische Verträglichkeit

Verschiedene Funkstandards gleichzeitig implementieren

STMicroelectronics hat eine Methodik entwickelt, die elektromagnetische…

/fileadmin/sitedesign/Resources/Public/Svg/Brands/Elektronik.svg Logo
© Würth Elektronik eiSos

Würth | Analog Devices

Winning student teams have been announced

For the last six months, teams of university students from across Europe have been…

/fileadmin/sitedesign/Resources/Public/Svg/Brands/Elektronik.svg Logo
© Cadence Design Systems

Cadence Design Systems

Design-for-Reliability-Tool für Analog-ICs

Cadence Design Systems adressiert mit der »Cadence Legato Reliability Solution« die…

/fileadmin/sitedesign/Resources/Public/Svg/Brands/MarktTechnik.svg Logo
© Cadence Design Systems

Systemdesign / Low-Power-Verifikation

Optimierte Leistungs- und Temperaturkompromisse

Die Anforderungen an die Optimierung von Verlustleistungsaufnahme und thermischen Effekten…

/fileadmin/sitedesign/Resources/Public/Svg/Brands/Elektronik.svg Logo