Halbleiter

Verifikationsplattform für USB-Anwendungen

Mentor-Graphics liefert in Zusammenarbeit mit LeCroy eine vollständige Verifikationsplattform für USB-basierte Protokoll-Applikationen.

Nanometer-Chip-Design für drahtlose Anwendungen

Cadence bringt mit dem Virtuoso-Passive-Component-Designer einen vollständigen Flow für…

Nanometer-Chip-Design für drahtlose Anwendungen

Cadence bringt mit dem Virtuoso-Passive-Component-Designer einen vollständigen Flow für…

Epcos weiter auf Wachstumskurs

Der gute Verlauf des Geschäftsjahres 2007 hat sich für Epcos auch im 4. Quartal…

Low-Power-Management inklusive Herstellungstest

Synopsys baut die Low-Power-Management-Fähigkeiten innerhalb der Galaxy-Testlösung aus.…

Low-Power-Management inklusive Herstellungstest

Synopsys baut die Low-Power-Management-Fähigkeiten innerhalb der Galaxy-Testlösung aus.…

ZVEI: Markt für elektronische Komponenten wächst 2007 leicht

Nach Einschätzung des ZVEI-Fachverbands Electronic Components and Systems wächst der…

HDL-Designer-Serie mit SystemVerilog-Unterstützung

Mentor-Graphics hat die HDL-Designer-Serie um eine Plattform für die Implementierung des…

HDL-Designer-Serie mit SystemVerilog-Unterstützung

Mentor-Graphics hat die HDL-Designer-Serie um eine Plattform für die Implementierung des…

Neue Architektur verschiebt Maßstäbe bei…

Chip-Tuning für MCUs

Die AVR32-Architektur von Atmel bietet eine direkte Schnittstelle vom Speicher zur CPU,…