Silicon Labs hat sein Timing-Portfolio erweitert, um den Ansprüchen an die Hochleistungs-Taktung von 56G PAM-4 SerDes und neuen seriellen 112G-Anwendungen zu genügen. Mit diesem Ausbau ist er der einzige Timing-Anbieter, der eine umfassende Auswahl an Taktgeneratoren, Jitter-dämpfenden Taktgebern, spannungsgesteuerten Quarzoszillatoren (VCXOs) und XOs für 100/200/400/600G-Designs anbietet, die den Anforderungen von Sub-100-fs-Referenztakt-Jitter mit einer ausreichenden Marge entsprechen. Der Si5391 ist dabei der Taktgenerator mit dem branchenweit niedrigsten Jitter und mit jeder beliebigen Frequenz. Es handelt sich um den einzigen Taktgenerator auf dem Markt, der sämtliche Taktfrequenzen, die in 200/400/600G-Entwicklungen benötigt werden, aus einem einzigen IC liefern kann und gleichzeitig eine Sub-100-fs-RMS-Phasenjitter-Performance für 56G-SerDes-Referenztaktgeber liefert. Mit bis zu zwölf differenziellen Ausgängen ist der Si5391 in frequenzunabhängiger A/B/C/D-Qualität erhältlich. Die Precision-Calibration-P-Grade-Option schließlich optimiert die RMS-Phasenjitter-Performance mit einer Spezifikation von 69 fs (typisch) für die in 56G-SerDes-Designs benötigten Primärfrequenzen.