Neue Fertigungstechnologie Fan-out Panel Level Packaging

Fan-out Panel Level Packaging wird der nächste Meilenstein in der Fertigungstechnologie
Fan-out Panel Level Packaging wird der nächste Meilenstein in der Fertigungstechnologie

Ein Symposium zum Thema "Fan-out Panel Level Packaging" wird am 28. und 29. Juni im Fraunhofer IZM stattfinden. Dort will man auf internationaler Ebene die weitere Forschungsstrategie festlegen.

Was ist zu tun, wenn ein Bauteil plötzlich nicht mehr passen will, weil der Chip zu klein geworden ist? Es wird künstlich vergrößert und erneut zurechtgeschnitten. Eine Möglichkeit dafür ist aktuell das Fan-out Wafer Level Packaging-Verfahren. Hierfür werden die einzelnen Chips auf einen temporären Träger bestückt und über ein Moldverfahren zu einem neuen, rekonfigurierten Wafer zusammengefügt. Nach dem Ablösen des gemoldeten Wafers mit den eingebetteten Chips vom Träger, kann nun eine Umverdrahtung aufgebracht werden. Mit dieser Umverdrahtung können mehrere Chips verbunden werden, oder auch nur elektrische Anschlusspads auf die durch Molding Compound vergrößerte Chipfläche geroutet werden. So lassen sich sehr flexible aber trotzdem miniaturisierte Packages und Komponenten fertigen. Doch begrenzt die maximale Größe des rekonfigurierten Wafers von 300 mm die Anzahl der Komponenten, die gleichzeitig darauf bearbeitet werden können.

Eine neue Technologie soll diese Grenze nun einreißen: Fan-out Panel Level Packaging wird der nächste Meilenstein in der Fertigungstechnologie und ein neues Level der heterogenen 3D-Integration erreichen. Statt runder Waferformate werden rechteckige Substrate im Bereich von 610 x 457 mm² genutzt – damit können nun weitaus mehr Bauteile gleichzeitig in eine neue Form gebracht werden. Ein Wechsel von der Wafer-zur-Panel-Level-Technologie bringt also ein vielfach höheres Produktionsvolumen. Besonders den Bereich der Konsumelektronik mit seinen Tablets und Smartphones wird die neue Technologie nachhaltig prägen und sich damit für diese Art von Packaging einen Markt erschließen, dessen Wert auf 170 Millionen Dollar (Yole 2016) geschätzt wird.

In beiden Welten zu Hause

Mehr als 40 Millionen Euro wurden die vergangenen drei Jahre bereits in die Realisierung von Wafer- und Panellevel-Systemen am IZM investiert. „Wir sind in beiden Welten gleichermaßen zu Hause. Das macht uns einzigartig hinsichtlich dessen was wir an Equipment zur Verfügung haben und an Prozessen entwickeln können“, erklärt Dr. Tanja Braun, die zusammen mit Michael Töpper den Richtungswechsel federführend vorantreibt. „Diesen Prozess möchten wir nun partnerschaftlich mit führenden Industriefirmen weiterentwickeln“, erklärt die Wissenschaftlerin, „denn als vernetzte Prozesskette kann einer alleine das gar nicht schaffen“. Auf Initiative des Fraunhofer IZM formt sich daher gerade eine neue Forschungsgemeinschaft. Namhafte Unternehmen aus den USA, China, Japan und Europa haben sich bereits angeschlossen. Am 28. und 29. Juni 2016 werden alle Partner erstmals für ein Eröffnungssymposium am Fraunhofer IZM in Berlin zusammenkommen und die weitere Zusammenarbeit besprechen.