AT&S Austria Technologie & Systemtechnik An wichtigen Industrie-Konsortien beteiligt

Andreas Gerstenmayer, Vorstandsvorsitzender (CEO) seit 1. Februar 2010, bestellt bis 31. Mai 2021
Andreas Gerstenmayer, Vorstandsvorsitzender (CEO) seit 1. Februar 2010, bestellt bis 31. Mai 2021

AT&S ist an verschiedenen Forschungs- und Entwicklungs-Programmen beteiligt. Dazu gehört aktuell das Horizon 2020 EU Research und Innovation Program, bei dem insgesamt elf europäische Unternehmen an dem Projekt GaNonCMOS arbeiten.

Im Rahmen des GaNonCMOS-Projektes will das Konsortium unter Beteiligung von AT&S in den nächsten vier Jahren kostengünstige und zuverlässige GaN-basierte Prozesse, Komponenten, Module und Integrationsansätze erarbeiten. Damit sollen vor allem die Vorteile von GaN hinsichtlich der Energieeffizienz genutzt werden. Zielsetzung sind mehrere Demonstratoren mit GaN-Leistungsschaltern und CMOS-Treibern sowie neue magnetische Core-Materialien, womit Schaltfrequenzen bis zu 200 MHz erreicht werden können.

Zusammen mit optimierter Embedded-Leiterplatten-Technologie soll die Entwicklung zu neuen integrierten Leistungskomponenten für kostengünstige und hochzuverlässige Systeme führen. Neben AT&S arbeiten die Katholische Universität Leuven, Epigan, Fraunhofer, IBM Research, IHP, Tyndall National Institute, PNO Innovation, Recom, NXP Semiconductors und X-FAB Semiconductor an diesem Projekt.

Fortschreitende Miniaturisierung mit Panel-Level-Packaging

Auch das Panel-Level-Packaging Konsortium ist mittlerweile gestartet. Hier arbeiten international führende Partner wie Intel, ASM Pacific, Hitachi Chemical, AT&S, Evatec, Nanium, Süss MicroTec, Unimicron, Brewer Science, Fujifilm Electronic Materials U.S.A, ShinEtsu, Mitsui Chemicals Tohcello und Semsysco zusammen. Zusammen mit dem Entwicklungsknoten des Fraunhofer IZM soll mit dem Fan-out-Panel-Level-Packaging (FOPLP) einer der neuesten Packaging-Trends in der Mikroelektronik umgesetzt werden. FOPLP besitzt dabei ein sehr hohes Miniaturisierungspotential sowohl im Packagevolumen als auch in der Packagedicke.

Im Rahmen der zweijährigen Laufzeit des Konsortiums sollen dabei die aus dem Wafer-Level-Packaging bekannten Technologiebausteine auf ein großes Panelformat übergeführt werden. Technologische Basis von FOPLP ist ein rekonfiguriertes, gemoldetes Panel mit eingebetteten Komponenten und einer Dünnfilm-Umverdrahtungslage, die zusammen ein SMD-kompatibles Package ergeben.

Die Hauptvorteile des FOPLP sind ein sehr dünnes, substratloses Package, der geringe thermische Widerstand und gute HF-Eigenschaften. Darüber hinaus können in die Umverdrahtungslage passive Komponenten wie Kapazitäten, Widerstände, Spulen und Antennenstrukturen integriert werden. Damit eignet sich die Technologie auch für den Aufbau von Multichip-Packages und SiPs (System-in-Package).

Aufgrund der Panelgrößen im Bereich 610 mm x 457 mm (ein Standard in der Leiterplattenfertigung) oder sogar noch größer, lassen sich dank einer höheren Produktivität geringere Packaging-Kosten erzielen.